晶振官方博客
更多>>SiTime振蕩器時間誤差模擬
來源:http://konuaer.com 作者:康華爾電子 2019年07月27
自電信業(yè)出現(xiàn)以來,網(wǎng)絡(luò)同步一直是語音通信的重要因素.早期,采用頻率同步來確保高質(zhì)量和高可靠性的電話呼叫.在今天的網(wǎng)絡(luò)中,數(shù)據(jù)流量消耗了大部分網(wǎng)絡(luò)帶寬.雖然語音通信現(xiàn)在只占網(wǎng)絡(luò)帶寬的一小部分,但仍需要頻率和時間/相位同步來確保網(wǎng)絡(luò)運行和可靠性.當(dāng)網(wǎng)絡(luò)開始使用時分雙工(TDD)時,時間同步變得很重要.隨著即將推出的5G,非常緊密的時間/相位同步以及晶振頻率同步對于這些網(wǎng)絡(luò)來說將是必不可少的,以提高數(shù)據(jù)吞吐量以支持新興應(yīng)用的需求,例如自動駕駛,遠程手術(shù)和更精確的地理定位.
位于網(wǎng)絡(luò)節(jié)點中的本地振蕩器在系統(tǒng)的整體同步性能中起著至關(guān)重要的作用.這適用于使用同步以太網(wǎng)的頻率同步系統(tǒng),使用IEEE 1588中描述的精確時間協(xié)議(PTP)的時間/相位/頻率同步系統(tǒng),或兩者的組合.在5G網(wǎng)絡(luò)中,嚴(yán)格的時間對齊要求在整個系統(tǒng)中至關(guān)重要.基站天線的對準(zhǔn)要求可以非常緊湊,低至65納秒(ns),具體取決于MIMO,載波聚合和發(fā)射機分集.此外,回程網(wǎng)絡(luò)(網(wǎng)絡(luò)交換機,路由器)中每個網(wǎng)絡(luò)節(jié)點所允許的添加的定時錯誤量可以低至每個節(jié)點5ns.
在這種同步系統(tǒng)中,在每個網(wǎng)絡(luò)節(jié)點處存在本地石英晶體振蕩器,其提供時鐘到同步鎖相環(huán)(PLL).PLL環(huán)路帶寬通常設(shè)置在1mHz至0.1Hz的范圍內(nèi),具體取決于實現(xiàn)方式.許多因素會影響時間錯誤性能.本地振蕩器的穩(wěn)定性是節(jié)點中產(chǎn)生的時間誤差的主要原因.PLL濾波功能(PLL環(huán)路順序,PLL環(huán)路帶寬)和輸入信號中的漂移量也是影響因素.
使用實時數(shù)據(jù)進行實際時間錯誤分析是一個復(fù)雜而漫長的過程,執(zhí)行時間從幾周到幾個月不等.為了幫助緩解這些問題,SITIME晶振公司開發(fā)了時間誤差模擬器軟件,模擬本地振蕩器的不穩(wěn)定性產(chǎn)生多少漂移,前提是參考輸入是理想的并且是自由漂移的.該工具可以在各種不同的系統(tǒng)參數(shù)和溫度曲線下快速模擬時間誤差.
SiTime Time Error Simulator軟件需要振蕩器的基本性能數(shù)據(jù)的以下三個區(qū)域(在組件級別測量):
1.振蕩器的頻率超溫行為-模擬溫度變化的貢獻.
2.振蕩器的頻率隨時間變化的行為(頻率趨勢至少1小時)-模擬振蕩器的漂移貢獻.
3.一天頻率老化-模擬振蕩器的老化貢獻.
這些數(shù)據(jù)可以在實驗室中獲得,不超過一天的數(shù)據(jù)捕獲.或者,它可以由有源晶體振蕩器供應(yīng)商提供.根據(jù)用戶PC的性能,24小時頻率老化可能只需半小時的仿真時間,這比實時測量快得多.本文討論了用于時間誤差的各種模型使用STime Error Simulator軟件模擬PTP和PTP+SyncE應(yīng)用程序.
1.僅PTP仿真模型
僅PTP仿真模式模擬本地水晶振蕩子頻率變化對沒有物理層頻率支持的單個電信時鐘(如T-BC)的性能的影響.這種情況下的模型是單個PLL模型.時間誤差模擬器軟件支持兩種時鐘狀態(tài)的模擬:鎖定狀態(tài)和保持.圖1顯示了這兩種時鐘狀態(tài)的仿真模型圖. PLL模型的輸入是本地振蕩器隨時間的頻率特性.可以選擇許多本地SPXO振蕩器頻率變化的因素:可變溫度效應(yīng),振蕩器漂移效應(yīng)和日常老化效應(yīng).
對于鎖定狀態(tài)模擬,假設(shè)PTP輸入是理想的,因此時間誤差為0.該方法用于模擬本地振蕩器不穩(wěn)定性的貢獻.本地振蕩器的頻率隨時間變化趨勢用于計算理想時鐘的頻率誤差.該頻率誤差被積分以計算時間誤差.然后,將本地振蕩器對PLL輸出的貢獻模型應(yīng)用于時間誤差,以模擬PLL輸出的結(jié)果時間誤差.本地振蕩器對PLL輸出影響的簡化模型是高通濾波器,其截止頻率與環(huán)路濾波器帶寬相同.過濾帶寬和訂單參數(shù)由用戶定義.
對于保持狀態(tài)模擬,假定同步誤差(進入保持之前的時間誤差)為0.當(dāng)失去對主控的鎖定時,PLL輸出跟隨本地振蕩器,因此低電壓有源晶振貢獻的PLL模型降低到單位增益常數(shù).由于軟件生成通用PLL仿真,因此僅PTP仿真模式也可用于估計SyncEe EEC性能.但是,時鐘帶寬會有所不同.在電信應(yīng)用中,PTP帶寬通常在幾mHz到20mHz之間,而SyncE帶寬在0.1Hz到10Hz之間.
位于網(wǎng)絡(luò)節(jié)點中的本地振蕩器在系統(tǒng)的整體同步性能中起著至關(guān)重要的作用.這適用于使用同步以太網(wǎng)的頻率同步系統(tǒng),使用IEEE 1588中描述的精確時間協(xié)議(PTP)的時間/相位/頻率同步系統(tǒng),或兩者的組合.在5G網(wǎng)絡(luò)中,嚴(yán)格的時間對齊要求在整個系統(tǒng)中至關(guān)重要.基站天線的對準(zhǔn)要求可以非常緊湊,低至65納秒(ns),具體取決于MIMO,載波聚合和發(fā)射機分集.此外,回程網(wǎng)絡(luò)(網(wǎng)絡(luò)交換機,路由器)中每個網(wǎng)絡(luò)節(jié)點所允許的添加的定時錯誤量可以低至每個節(jié)點5ns.
在這種同步系統(tǒng)中,在每個網(wǎng)絡(luò)節(jié)點處存在本地石英晶體振蕩器,其提供時鐘到同步鎖相環(huán)(PLL).PLL環(huán)路帶寬通常設(shè)置在1mHz至0.1Hz的范圍內(nèi),具體取決于實現(xiàn)方式.許多因素會影響時間錯誤性能.本地振蕩器的穩(wěn)定性是節(jié)點中產(chǎn)生的時間誤差的主要原因.PLL濾波功能(PLL環(huán)路順序,PLL環(huán)路帶寬)和輸入信號中的漂移量也是影響因素.
使用實時數(shù)據(jù)進行實際時間錯誤分析是一個復(fù)雜而漫長的過程,執(zhí)行時間從幾周到幾個月不等.為了幫助緩解這些問題,SITIME晶振公司開發(fā)了時間誤差模擬器軟件,模擬本地振蕩器的不穩(wěn)定性產(chǎn)生多少漂移,前提是參考輸入是理想的并且是自由漂移的.該工具可以在各種不同的系統(tǒng)參數(shù)和溫度曲線下快速模擬時間誤差.
SiTime Time Error Simulator軟件需要振蕩器的基本性能數(shù)據(jù)的以下三個區(qū)域(在組件級別測量):
1.振蕩器的頻率超溫行為-模擬溫度變化的貢獻.
2.振蕩器的頻率隨時間變化的行為(頻率趨勢至少1小時)-模擬振蕩器的漂移貢獻.
3.一天頻率老化-模擬振蕩器的老化貢獻.
這些數(shù)據(jù)可以在實驗室中獲得,不超過一天的數(shù)據(jù)捕獲.或者,它可以由有源晶體振蕩器供應(yīng)商提供.根據(jù)用戶PC的性能,24小時頻率老化可能只需半小時的仿真時間,這比實時測量快得多.本文討論了用于時間誤差的各種模型使用STime Error Simulator軟件模擬PTP和PTP+SyncE應(yīng)用程序.
1.僅PTP仿真模型
僅PTP仿真模式模擬本地水晶振蕩子頻率變化對沒有物理層頻率支持的單個電信時鐘(如T-BC)的性能的影響.這種情況下的模型是單個PLL模型.時間誤差模擬器軟件支持兩種時鐘狀態(tài)的模擬:鎖定狀態(tài)和保持.圖1顯示了這兩種時鐘狀態(tài)的仿真模型圖. PLL模型的輸入是本地振蕩器隨時間的頻率特性.可以選擇許多本地SPXO振蕩器頻率變化的因素:可變溫度效應(yīng),振蕩器漂移效應(yīng)和日常老化效應(yīng).
對于鎖定狀態(tài)模擬,假設(shè)PTP輸入是理想的,因此時間誤差為0.該方法用于模擬本地振蕩器不穩(wěn)定性的貢獻.本地振蕩器的頻率隨時間變化趨勢用于計算理想時鐘的頻率誤差.該頻率誤差被積分以計算時間誤差.然后,將本地振蕩器對PLL輸出的貢獻模型應(yīng)用于時間誤差,以模擬PLL輸出的結(jié)果時間誤差.本地振蕩器對PLL輸出影響的簡化模型是高通濾波器,其截止頻率與環(huán)路濾波器帶寬相同.過濾帶寬和訂單參數(shù)由用戶定義.
對于保持狀態(tài)模擬,假定同步誤差(進入保持之前的時間誤差)為0.當(dāng)失去對主控的鎖定時,PLL輸出跟隨本地振蕩器,因此低電壓有源晶振貢獻的PLL模型降低到單位增益常數(shù).由于軟件生成通用PLL仿真,因此僅PTP仿真模式也可用于估計SyncEe EEC性能.但是,時鐘帶寬會有所不同.在電信應(yīng)用中,PTP帶寬通常在幾mHz到20mHz之間,而SyncE帶寬在0.1Hz到10Hz之間.
正在載入評論數(shù)據(jù)...
相關(guān)資訊
- [2022-09-07]出色穩(wěn)定性能的5032mm石英晶體振蕩器X1...
- [2022-08-01]diodes晶振專用于時間顯示設(shè)備的32.768...
- [2022-07-27]伊西斯的新型且創(chuàng)意的低姿態(tài)TCXO晶體振...
- [2020-06-22]深入探討有源晶振8個基礎(chǔ)參數(shù)詞匯
- [2020-05-25]SiTime開發(fā)的新軟件可模擬振蕩器時間誤...
- [2020-05-12]微處理器應(yīng)該怎樣選擇匹配晶振?一文足...
- [2020-04-14]NDK株式會社差分振蕩器NP3225SBB規(guī)格更...
- [2020-03-13]不同類型的Crystal Oscillator工作與電...
- [2019-11-09]了解EPSON晶振獨特的封裝技術(shù)
- [2019-09-21]NDK振蕩器電路圖介紹及安裝示例
- [2019-09-16]擁有聲子晶體結(jié)構(gòu)的AT切割諧振器共振分...
- [2019-09-04]SMD Oscillator高溫回流焊接的滯后反應(yīng)...